Mercurial > hg > CbC > CbC_llvm
view test/CodeGen/X86/fold-vector-sext-zext.ll @ 95:afa8332a0e37 LLVM3.8
LLVM 3.8
author | Kaito Tokumori <e105711@ie.u-ryukyu.ac.jp> |
---|---|
date | Tue, 13 Oct 2015 17:48:58 +0900 |
parents | 54457678186b |
children | 1172e4bd9c6f |
line wrap: on
line source
; RUN: llc < %s -mtriple=x86_64-unknown-linux-gnu -mcpu=corei7-avx -mattr=+avx | FileCheck %s ; Verify that the backend correctly folds a sign/zero extend of a vector where ; elements are all constant values or UNDEFs. ; The backend should be able to optimize all the test functions below into ; simple loads from constant pool of the result. That is because the resulting ; vector should be known at static time. define <4 x i16> @test1() { %1 = insertelement <4 x i8> undef, i8 0, i32 0 %2 = insertelement <4 x i8> %1, i8 -1, i32 1 %3 = insertelement <4 x i8> %2, i8 2, i32 2 %4 = insertelement <4 x i8> %3, i8 -3, i32 3 %5 = sext <4 x i8> %4 to <4 x i16> ret <4 x i16> %5 } ; CHECK-LABEL: test1 ; CHECK: vmovaps ; CHECK-NEXT: ret define <4 x i16> @test2() { %1 = insertelement <4 x i8> undef, i8 undef, i32 0 %2 = insertelement <4 x i8> %1, i8 -1, i32 1 %3 = insertelement <4 x i8> %2, i8 undef, i32 2 %4 = insertelement <4 x i8> %3, i8 -3, i32 3 %5 = sext <4 x i8> %4 to <4 x i16> ret <4 x i16> %5 } ; CHECK-LABEL: test2 ; CHECK: vmovaps ; CHECK-NEXT: ret define <4 x i32> @test3() { %1 = insertelement <4 x i8> undef, i8 0, i32 0 %2 = insertelement <4 x i8> %1, i8 -1, i32 1 %3 = insertelement <4 x i8> %2, i8 2, i32 2 %4 = insertelement <4 x i8> %3, i8 -3, i32 3 %5 = sext <4 x i8> %4 to <4 x i32> ret <4 x i32> %5 } ; CHECK-LABEL: test3 ; CHECK: vmovaps ; CHECK-NEXT: ret define <4 x i32> @test4() { %1 = insertelement <4 x i8> undef, i8 undef, i32 0 %2 = insertelement <4 x i8> %1, i8 -1, i32 1 %3 = insertelement <4 x i8> %2, i8 undef, i32 2 %4 = insertelement <4 x i8> %3, i8 -3, i32 3 %5 = sext <4 x i8> %4 to <4 x i32> ret <4 x i32> %5 } ; CHECK-LABEL: test4 ; CHECK: vmovaps ; CHECK-NEXT: ret define <4 x i64> @test5() { %1 = insertelement <4 x i8> undef, i8 0, i32 0 %2 = insertelement <4 x i8> %1, i8 -1, i32 1 %3 = insertelement <4 x i8> %2, i8 2, i32 2 %4 = insertelement <4 x i8> %3, i8 -3, i32 3 %5 = sext <4 x i8> %4 to <4 x i64> ret <4 x i64> %5 } ; CHECK-LABEL: test5 ; CHECK-NOT: vinsertf128 ; CHECK: vmovaps ; CHECK-NEXT: ret define <4 x i64> @test6() { %1 = insertelement <4 x i8> undef, i8 undef, i32 0 %2 = insertelement <4 x i8> %1, i8 -1, i32 1 %3 = insertelement <4 x i8> %2, i8 undef, i32 2 %4 = insertelement <4 x i8> %3, i8 -3, i32 3 %5 = sext <4 x i8> %4 to <4 x i64> ret <4 x i64> %5 } ; CHECK-LABEL: test6 ; CHECK-NOT: vinsertf128 ; CHECK: vmovaps ; CHECK-NEXT: ret define <8 x i16> @test7() { %1 = insertelement <8 x i8> undef, i8 0, i32 0 %2 = insertelement <8 x i8> %1, i8 -1, i32 1 %3 = insertelement <8 x i8> %2, i8 2, i32 2 %4 = insertelement <8 x i8> %3, i8 -3, i32 3 %5 = insertelement <8 x i8> %4, i8 4, i32 4 %6 = insertelement <8 x i8> %5, i8 -5, i32 5 %7 = insertelement <8 x i8> %6, i8 6, i32 6 %8 = insertelement <8 x i8> %7, i8 -7, i32 7 %9 = sext <8 x i8> %4 to <8 x i16> ret <8 x i16> %9 } ; CHECK-LABEL: test7 ; CHECK: vmovaps ; CHECK-NEXT: ret define <8 x i32> @test8() { %1 = insertelement <8 x i8> undef, i8 0, i32 0 %2 = insertelement <8 x i8> %1, i8 -1, i32 1 %3 = insertelement <8 x i8> %2, i8 2, i32 2 %4 = insertelement <8 x i8> %3, i8 -3, i32 3 %5 = insertelement <8 x i8> %4, i8 4, i32 4 %6 = insertelement <8 x i8> %5, i8 -5, i32 5 %7 = insertelement <8 x i8> %6, i8 6, i32 6 %8 = insertelement <8 x i8> %7, i8 -7, i32 7 %9 = sext <8 x i8> %4 to <8 x i32> ret <8 x i32> %9 } ; CHECK-LABEL: test8 ; CHECK-NOT: vinsertf128 ; CHECK: vmovaps ; CHECK-NEXT: ret define <8 x i16> @test9() { %1 = insertelement <8 x i8> undef, i8 undef, i32 0 %2 = insertelement <8 x i8> %1, i8 -1, i32 1 %3 = insertelement <8 x i8> %2, i8 undef, i32 2 %4 = insertelement <8 x i8> %3, i8 -3, i32 3 %5 = insertelement <8 x i8> %4, i8 undef, i32 4 %6 = insertelement <8 x i8> %5, i8 -5, i32 5 %7 = insertelement <8 x i8> %6, i8 undef, i32 6 %8 = insertelement <8 x i8> %7, i8 -7, i32 7 %9 = sext <8 x i8> %4 to <8 x i16> ret <8 x i16> %9 } ; CHECK-LABEL: test9 ; CHECK: vmovaps ; CHECK-NEXT: ret define <8 x i32> @test10() { %1 = insertelement <8 x i8> undef, i8 0, i32 0 %2 = insertelement <8 x i8> %1, i8 undef, i32 1 %3 = insertelement <8 x i8> %2, i8 2, i32 2 %4 = insertelement <8 x i8> %3, i8 undef, i32 3 %5 = insertelement <8 x i8> %4, i8 4, i32 4 %6 = insertelement <8 x i8> %5, i8 undef, i32 5 %7 = insertelement <8 x i8> %6, i8 6, i32 6 %8 = insertelement <8 x i8> %7, i8 undef, i32 7 %9 = sext <8 x i8> %4 to <8 x i32> ret <8 x i32> %9 } ; CHECK-LABEL: test10 ; CHECK-NOT: vinsertf128 ; CHECK: vmovaps ; CHECK-NEXT: ret define <4 x i16> @test11() { %1 = insertelement <4 x i8> undef, i8 0, i32 0 %2 = insertelement <4 x i8> %1, i8 -1, i32 1 %3 = insertelement <4 x i8> %2, i8 2, i32 2 %4 = insertelement <4 x i8> %3, i8 -3, i32 3 %5 = zext <4 x i8> %4 to <4 x i16> ret <4 x i16> %5 } ; CHECK-LABEL: test11 ; CHECK: vmovaps ; CHECK-NEXT: ret define <4 x i32> @test12() { %1 = insertelement <4 x i8> undef, i8 0, i32 0 %2 = insertelement <4 x i8> %1, i8 -1, i32 1 %3 = insertelement <4 x i8> %2, i8 2, i32 2 %4 = insertelement <4 x i8> %3, i8 -3, i32 3 %5 = zext <4 x i8> %4 to <4 x i32> ret <4 x i32> %5 } ; CHECK-LABEL: test12 ; CHECK: vmovaps ; CHECK-NEXT: ret define <4 x i64> @test13() { %1 = insertelement <4 x i8> undef, i8 0, i32 0 %2 = insertelement <4 x i8> %1, i8 -1, i32 1 %3 = insertelement <4 x i8> %2, i8 2, i32 2 %4 = insertelement <4 x i8> %3, i8 -3, i32 3 %5 = zext <4 x i8> %4 to <4 x i64> ret <4 x i64> %5 } ; CHECK-LABEL: test13 ; CHECK-NOT: vinsertf128 ; CHECK: vmovaps ; CHECK-NEXT: ret define <4 x i16> @test14() { %1 = insertelement <4 x i8> undef, i8 undef, i32 0 %2 = insertelement <4 x i8> %1, i8 -1, i32 1 %3 = insertelement <4 x i8> %2, i8 undef, i32 2 %4 = insertelement <4 x i8> %3, i8 -3, i32 3 %5 = zext <4 x i8> %4 to <4 x i16> ret <4 x i16> %5 } ; CHECK-LABEL: test14 ; CHECK: vmovaps ; CHECK-NEXT: ret define <4 x i32> @test15() { %1 = insertelement <4 x i8> undef, i8 0, i32 0 %2 = insertelement <4 x i8> %1, i8 undef, i32 1 %3 = insertelement <4 x i8> %2, i8 2, i32 2 %4 = insertelement <4 x i8> %3, i8 undef, i32 3 %5 = zext <4 x i8> %4 to <4 x i32> ret <4 x i32> %5 } ; CHECK-LABEL: test15 ; CHECK: vmovaps ; CHECK-NEXT: ret define <4 x i64> @test16() { %1 = insertelement <4 x i8> undef, i8 undef, i32 0 %2 = insertelement <4 x i8> %1, i8 -1, i32 1 %3 = insertelement <4 x i8> %2, i8 2, i32 2 %4 = insertelement <4 x i8> %3, i8 undef, i32 3 %5 = zext <4 x i8> %4 to <4 x i64> ret <4 x i64> %5 } ; CHECK-LABEL: test16 ; CHECK-NOT: vinsertf128 ; CHECK: vmovaps ; CHECK-NEXT: ret define <8 x i16> @test17() { %1 = insertelement <8 x i8> undef, i8 0, i32 0 %2 = insertelement <8 x i8> %1, i8 -1, i32 1 %3 = insertelement <8 x i8> %2, i8 2, i32 2 %4 = insertelement <8 x i8> %3, i8 -3, i32 3 %5 = insertelement <8 x i8> %4, i8 4, i32 4 %6 = insertelement <8 x i8> %5, i8 -5, i32 5 %7 = insertelement <8 x i8> %6, i8 6, i32 6 %8 = insertelement <8 x i8> %7, i8 -7, i32 7 %9 = zext <8 x i8> %8 to <8 x i16> ret <8 x i16> %9 } ; CHECK-LABEL: test17 ; CHECK: vmovaps ; CHECK-NEXT: ret define <8 x i32> @test18() { %1 = insertelement <8 x i8> undef, i8 0, i32 0 %2 = insertelement <8 x i8> %1, i8 -1, i32 1 %3 = insertelement <8 x i8> %2, i8 2, i32 2 %4 = insertelement <8 x i8> %3, i8 -3, i32 3 %5 = insertelement <8 x i8> %4, i8 4, i32 4 %6 = insertelement <8 x i8> %5, i8 -5, i32 5 %7 = insertelement <8 x i8> %6, i8 6, i32 6 %8 = insertelement <8 x i8> %7, i8 -7, i32 7 %9 = zext <8 x i8> %8 to <8 x i32> ret <8 x i32> %9 } ; CHECK-LABEL: test18 ; CHECK-NOT: vinsertf128 ; CHECK: vmovaps ; CHECK-NEXT: ret define <8 x i16> @test19() { %1 = insertelement <8 x i8> undef, i8 undef, i32 0 %2 = insertelement <8 x i8> %1, i8 -1, i32 1 %3 = insertelement <8 x i8> %2, i8 undef, i32 2 %4 = insertelement <8 x i8> %3, i8 -3, i32 3 %5 = insertelement <8 x i8> %4, i8 undef, i32 4 %6 = insertelement <8 x i8> %5, i8 -5, i32 5 %7 = insertelement <8 x i8> %6, i8 undef, i32 6 %8 = insertelement <8 x i8> %7, i8 -7, i32 7 %9 = zext <8 x i8> %8 to <8 x i16> ret <8 x i16> %9 } ; CHECK-LABEL: test19 ; CHECK: vmovaps ; CHECK-NEXT: ret define <8 x i32> @test20() { %1 = insertelement <8 x i8> undef, i8 0, i32 0 %2 = insertelement <8 x i8> %1, i8 undef, i32 1 %3 = insertelement <8 x i8> %2, i8 2, i32 2 %4 = insertelement <8 x i8> %3, i8 -3, i32 3 %5 = insertelement <8 x i8> %4, i8 4, i32 4 %6 = insertelement <8 x i8> %5, i8 undef, i32 5 %7 = insertelement <8 x i8> %6, i8 6, i32 6 %8 = insertelement <8 x i8> %7, i8 undef, i32 7 %9 = zext <8 x i8> %8 to <8 x i32> ret <8 x i32> %9 } ; CHECK-LABEL: test20 ; CHECK-NOT: vinsertf128 ; CHECK: vmovaps ; CHECK-NEXT: ret